×
验证码:
换一张
忘记密码?
记住我
×
统一认证登录
登录
中文版
|
English
上海科技大学知识管理系统
ShanghaiTech University Knowledge Management System
统一认证登录
登录
注册
ALL
ORCID
题名
作者
发表日期
关键词
文献类型
DOI
出处
存缴日期
收录类别
出版者
学习讨论厅
图片搜索
粘贴图片网址
首页
研究单元&专题
作者
文献类型
学科分类
知识图谱
知识整合
学习讨论厅
在结果中检索
研究单元&专题
信息科学与技术学院 [4]
作者
周平强 [3]
娄鑫 [3]
饶朝林 [3]
万浩川 [3]
郑越洋 [3]
哈亚军 [1]
更多...
文献类型
会议论文 [3]
期刊论文 [1]
发表日期
2023 [1]
2022 [3]
出处
AICAS 2023... [1]
APCCAS 202... [1]
IEEE TRANS... [1]
INTERNATIO... [1]
语种
英语 [4]
资助项目
资助机构
收录类别
EI [4]
CPCI-S [1]
×
知识图谱
KMS
反馈留言
浏览/检索结果:
共4条,第1-4条
帮助
已选(
0
)
清除
条数/页:
5
10
15
20
25
30
35
40
45
50
55
60
65
70
75
80
85
90
95
100
排序方式:
请选择
作者升序
作者降序
题名升序
题名降序
提交时间升序
提交时间降序
WOS被引频次升序
WOS被引频次降序
期刊影响因子升序
期刊影响因子降序
发表日期升序
发表日期降序
A Systolic Array with Activation Stationary Dataflow for Deep Fully-Connected Networks
会议论文
AICAS 2023 - IEEE INTERNATIONAL CONFERENCE ON ARTIFICIAL INTELLIGENCE CIRCUITS AND SYSTEMS, PROCEEDING, Hangzhou, China, June 11, 2023 - June 13, 2023
作者:
Haochuan Wan
;
Chaolin Rao
;
Yueyang Zheng
;
Pingqiang Zhou
;
Xin Lou
Adobe PDF(1484Kb)
|
收藏
|
浏览/下载:284/0
|
提交时间:2023/08/18
Energy efficiency
Field programmable gate arrays (FPGA)
Integrated circuit design
Systolic arrays
Activation stationary
Concept demonstration
Data movements
Dataflow
Fully connected networks
Hardware accelerators
Hardware design
Implicit representation
Memory size
Proof of concept
SME: A Systolic Multiply-accumulate Engine for MLP-based Neural Network
会议论文
APCCAS 2022 - 2022 IEEE ASIA PACIFIC CONFERENCE ON CIRCUITS AND SYSTEMS, Virtual, Online, China, November 11, 2022 - November 13, 2022
作者:
Haochuan Wan
;
Chaolin Rao
;
Yueyang Zheng
;
Pingqiang Zhou
;
Xin Lou
Adobe PDF(2743Kb)
|
收藏
|
浏览/下载:244/0
|
提交时间:2023/05/12
Chemical activation
Engines
Multilayer neural networks
Activation functions
Activation patterns
Dataflow
Hardware acceleration
Multi-layer perceptron
Multilayers perceptrons
Multiplyaccumulate (MAC)
Neural radiance field
Neural-networks
State of the art
An RRAM-based Neural Radiance Field Processor
会议论文
INTERNATIONAL SYSTEM ON CHIP CONFERENCE, Belfast, Northern Ireland, United kingdom, September 5, 2022 - September 8, 2022
作者:
Zhenga, Yueyang
;
Raoa, Chaolin
;
Wana, Haochuan
;
Zhoub, Yuliang
;
Zhoua, Pingqiang
Adobe PDF(2162Kb)
|
收藏
|
浏览/下载:277/1
|
提交时间:2022/11/11
Energy efficiency
Rasterization
Virtual reality
Augmented reality
Dataflow
Mass production
Metaverses
Neural radiance field
Photorealistic rendering
Random access memory
State of the art
Virtual reality
Virtual scenes
A High-Throughput Full-Dataflow MobileNetv2 Accelerator on Edge FPGA
期刊论文
IEEE TRANSACTIONS ON COMPUTER-AIDED DESIGN OF INTEGRATED CIRCUITS AND SYSTEMS, 2022, 卷号: 42, 期号: 5, 页码: 1-1
作者:
Weixiong Jiang
;
Heng Yu
;
Yajun Ha
Adobe PDF(4257Kb)
|
收藏
|
浏览/下载:475/3
|
提交时间:2022/09/16
Acceleration
Field programmable gate arrays (FPGA)
Memory architecture
Network architecture
Parallel architectures
Resource allocation
Data-flow architectures
Dataflow
Feature map
Field programmable gate array
Field programmables
High-throughput
Parallel processing
Programmable gate array
Quantization (signal)
Resource management
首页
上一页
1
下一页
末页