ShanghaiTech University Knowledge Management System
Accelerating the Physical Design of Large FPGAs Through Divide-And-Conquer Methodology | |
2025 | |
会议录名称 | 集成电路科学与技术大会(CSTIC)
![]() |
发表状态 | 正式接收 |
摘要 | The scale and complexity of circuit designs deployed on FPGA has surged with the increasing capacity of FPGA devices. At the same time, the runtime of physical design has grown exponentially, significantly extending the cycle of design iteration for engineers. To address this issue, we propose an automated, split-and-parallel physical design flow to accelerate the deployment of large-scale circuits on FPGA. We partition the original design into multiple sub-designs, perform placement and routing of each sub-design parallelly, and then merge them together. Experimental results show that our flow achieves 1.85X-2.7X speedup compared to standard Vivado flow with trivial degradation on design performance. |
语种 | 英语 |
文献类型 | 会议论文 |
条目标识符 | https://kms.shanghaitech.edu.cn/handle/2MSLDSTB/493607 |
专题 | 信息科学与技术学院_硕士生 信息科学与技术学院_PI研究组_周平强组 |
通讯作者 | Zhou PQ(周平强) |
作者单位 | 上海科技大学信息科学与技术学院 |
第一作者单位 | 信息科学与技术学院 |
通讯作者单位 | 信息科学与技术学院 |
第一作者的第一单位 | 信息科学与技术学院 |
推荐引用方式 GB/T 7714 | Weng WZ,Zhou PQ. Accelerating the Physical Design of Large FPGAs Through Divide-And-Conquer Methodology[C],2025. |
条目包含的文件 | ||||||
文件名称/大小 | 文献类型 | 版本类型 | 开放类型 | 使用许可 |
个性服务 |
查看访问统计 |
谷歌学术 |
谷歌学术中相似的文章 |
[Weng WZ(翁万正)]的文章 |
[Zhou PQ(周平强)]的文章 |
百度学术 |
百度学术中相似的文章 |
[Weng WZ(翁万正)]的文章 |
[Zhou PQ(周平强)]的文章 |
必应学术 |
必应学术中相似的文章 |
[Weng WZ(翁万正)]的文章 |
[Zhou PQ(周平强)]的文章 |
相关权益政策 |
暂无数据 |
收藏/分享 |
修改评论
除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。